TP 1 M3 Praktikum Sisdig
PERCOBAAN 1 KONDISI 8
Percobaan 1 kondisi 8
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop dan output 8 bit
2. Gambar rangkaian simulasi[kembali]
Percobaan 1 kondisi 8
Adapun bentuk rangkaian sebelum disimulasikan sebagai berikut:
Adapun bentuk rangkaian sesudah disimulasikan sebagai berikut:
4.Prinsip Kerja Rangkaian[kembali]
Percobaan 1 Kondisi 8
Pada percobaan 1 ini kita mengganti JK flip-flop yang ada pada modul jadi D flip-flop dan membuatnya menjadi 8 buah output (8 bit). Cara kerjanya yaitu pertama pin R-S mendapat input dari Vcc sehingga keduanya berlogika 1. Kemudian pada D flip-flop yang pertama diberikan satu buah input clock pada pin clk nya, disini pin clk nya adalah active high yang artinya ketika dia bernilai 1, maka pada pin D nya berganti logika (dari 0 ke 1 dan dari 1 ke 0). Selanjutnya pada rangkaian dalam IC ini terdiri dari beberapa gerbang NAND, yang artinya ketika input D adalah 0 maka output pada Q adalah 1 seperti terlihat pada video. Nah, karena ini adalah rangkaian tipe asinkronus maka clock hanya diberikan pada clk pada D flip-flop yang pertama, sedangkan input clk D flip-flop selanjutnya menggunakan output dari D flip-flop sebelumnya, oleh karena itulah ini menjadi kelemahan dari rangkaian asinkronus, yaitu flip-flop selanjutnya harus menunggu output flip-flop sebelumnya.
Rangkaian : Klik Disini...
Gambar Rangkaian : Klik disini
File HTML : Klik Disini...
Video Rangkaian : klik disini
Data Sheet D Flip Flop Klik disini
Data Sheet switch : klik disini
Komentar
Posting Komentar